Javascript has been disabled in your browser.
Please enable Javascript and visit again.
LANGUAGE /
首页 / IC设计服务 / SoC设计服务

SoC设计服务

益芯以全面性的 SoC 设计服务平台为客户提供了高规格,高质量的SoC设计。从2004 年开始,益芯的 SoC设计服务从0.5μm到12nm的工艺已下线了超过500个项目

益芯的SoC设计服务包含了五个主要的子平台:

(1)高效能设计平台
益芯高效能设计平台提供了CPU/嵌入式CPU及GPU/嵌入式GPU完整解决方案,于高效能SoC的整合中,中央/微处理器及图像处理器能发挥极大化效能。
(2)低功耗设计平台
益芯低功耗平台支持几乎所有最先进低功耗技术。可携式运算装置及物联网的SoC设计整合可以在这个平台实现, 益芯拥有的低功耗设计流程可以让我们的客户降低芯片的功耗。至今为止已超过60个设计项目成功的下线
(3)DFT 测试架构平台
益芯测试架构平台不只建立了基本测试架构,亦考虑了SoC对于测试成本,整体功耗的评估。益芯能提供完整的DFT服务。内容包含了Scan cell的置换与插入,boundary scan的架构,内存自我测试架构 (BIST),重置与重绕Scan cell 的布局,自动产生测试样本(ATPG)与压缩,侦错含盖率与模拟,对于车用及工业规格的强制错误(Fault injection)亦有支持。
(4)RTL优化支持平台
益芯RTL优化支持平台提供了RTL架构的分析与优化来保证RTL的质量,而好的RTL的质量将是迈入SoC整合的第一步。
(5)SoC 整合平台
益芯SoC 整合平台可以整合市面上所需的新应用。从现今物联网,车联网 (IoT/IoV),工业用自动控制,医疗系统, 高精度与敏感度的传感器等都有支援。而对于标准化IP及客制化IP也有整合。从2004年至今,益芯成功展示了复杂的SoC整合能力。

设计服务项目

  • RTL-to-GDSII
  • Netlist-to-GDSII
  • DFT: Memory BIST, JTAG, DFT, and ATPG
  • Library characterization (e.g. standard cell, IO cell, etc)

成功案例

  工艺 应用 逻辑闸数量 平台
1 12nm AI 190M SoC 整合 / 高效能设计 / DFT测试架构平台
2 12nm CPU 10M SoC 整合 / 高效能设计 / 低功耗设计 / DFT测试架构平台
3 22nm Automotive 10M 低功耗设计 / DFT测试架构平台
4 22nm AI / Audio 2.5M 低功耗设计 / DFT测试架构平台
5 28nm Multi Camera 18M SoC 整合 / 高效能设计 / 低功耗设计 / DFT测试架构平台
6 28nm Video Capture 9M SoC 整合 / 高效能设计 / 低功耗设计/ DFT测试架构平台
7 40nm TV Box 13M SoC 整合 / 高效能设计 / DFT测试架构平台
8 55nm eMMC 1M 低功耗设计 / DFT测试架构平台
9 65nm SSD 7M SoC 整合 / 低功耗设计/ DFT测试架构平台
10 65nm Camera 12M SoC 整合 / 高效能设计 / 低功耗设计 / RTL优化支持 / DFT测试架构平台
11 0.13μm Industry 3M SoC 整合 / 低功耗设计 / RTL优化支持 / DFT测试架构平台
12 0.13μm IoT 1M 低功耗设计 / DFT测试架构平台